Skip to content

L3 R3: AGM RISC-V +CPLD/FPGA MCU (AG32VH407/AG32VF407/AG32VF303)

License

Notifications You must be signed in to change notification settings

SoCXin/AG32VF407

Folders and files

NameName
Last commit message
Last commit date

Latest commit

 

History

9 Commits
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 
 

Repository files navigation

Build Status

AG32VF407

gantt
    title AG32V SDK
    dateFormat  YYYY-MM-DD
    section Mainline Release
    v1.0           :a1, 2024-06-01, 2024-09-30
Loading

关键特性

  • 248 MHz RISC-V (RV32IMAFC)
  • 128KB SRAM + 512KB/1MB Flash
  • 3x12-bit 1Msps ADC (3Msps in triple interleaved mode)
  • 2x10-bit 1Msps DAC
  • AGRV2K CPLD
  • 1 x CAN2.0
  • 5 x UART
  • 2 x I2C
  • 2 x Basic Timer
  • 5 x Advanced Timer
  • Support SDIO, Ethernet MAC
  • Support USB FS+OTG
  • 3 x 12 bit, up to 3M SPS ADCs(17 channels), 2 DACs
  • 2 x Comparator
  • RTC
  • SPI

AG32VH407RCT6内置8MB pSRAM,最高访问速度 200MB/S,目前公开的合封pSRAM的只有64封装;

AG32VF407 是该系列最高配置型号,其下还包括AG32VF303、AG32VF207、AG32VF103等型号,直接PIN TO PIN兼容友商STM32Fxxx。RISC-V开源内核,248Mhz的超高主频,是STM32F207/407望尘莫及的。

  • 型号间主要差异在MCU主频和存储配置上,外设差异在SDIO,Ethernet MAC;
  • 全系都配置AGRV 2K CPLD,相当于4片ALTERA CPLD EPM570的容量;

开发环境

  • 1:MCU部分使用VScode搭建开发环境(我们提供所有安装包);
  • 2:CPLD/FPGA使用Quartus开发(兼容Altera,代码可以直接参考Quartus所编写的Verilog语言),开发好通过Supra工具综合转换。
  • 使用jlink V9及以上版本,通过zadig-2.8更换驱动;
  • AGM BLASTER 、CMSIS-DAP下载;